Integritetspolicy och cookies (kakor)
Mouser Electronics använder cookies (kakor) och liknande tekniker för att hjälpa till att leverera de bästa erfarenheterna på vår webbplats. Våra cookies (kakor) är nödvändiga för driften av webbplatsen, övervakning av webbplatsens prestanda, och för att leverera relevant innehåll. Du kan besöka vårt Sekretesscenter för att ta reda på mer om dina internetinställningar.
 
Sverige - Flagga Sverige

Incoterms:DDP
Alla priser inkluderar tullavgifter för valda transportsätt.

Bekräfta ditt val av valuta:

Euro
Fri leverans av de flesta beställningar över 50 € (EUR)

Svenska kronor
Fri leverans av de flesta beställningar över 400 kr (SEK)

Amerikanska dollar
Fri leverans av de flesta beställningar över $60 (USD)

  • Laddar...
  • Laddar...
  • Laddar...
  • Laddar...
  • Laddar...
  • Laddar...
  • Laddar...
  • Laddar...
  • Laddar...
  • Laddar...
  • Laddar...
  • Laddar...
  • Laddar...
  • Laddar...
  • Laddar...
  • Laddar...
  • Laddar...
  • Laddar...
Hem > DE NYASTE produkterna > Nyheter efter tillverkare > Xilinx > Virtex UltraScale FPGA VCU110 Development Kit - Xilinx
DE NYASTE produkterna

Xilinx Virtex® UltraScale™ FPGA VCU110 Development Kit

Xilinx Virtex® UltraScale™ FPGA VCU110 Development Kit evaluates the performance, system integration and bandwidth of the XCVU190-2FLGC2104E Field Programmable Gate Arrays. FPGAs are semiconductor devices that are based around a matrix of configurable logic blocks (CLBs) connected via programmable interconnects. The Virtex® UltraScale FPGA VCU110 Development Kit provides an ideal platform for developing systems requiring massive data throughput such as 400+Gbps systems and 28Gbps backplane applications. The board features QDRII+ and RLD3 component memory, a hybrid memory cube component memory, a CFP4 Quad C form-factor pluggable module connector, an Ethernet PHY, general-purpose I/O, a four-lane PCI Express® interface connector, and two UART interfaces.

Features

  • 144Mb QDRII+ component memory interface (1 x 18-bit SIO device)
  • 2 x 576Mb RLD3 component memories (1 x 36-bit x 16M), 1 x 18-bit x 32M CIO devices)
  • 4GB Hybrid Memory Cube (HMC)
  • Dual 512Mb Quad-SPI (QSPI) flash memory
  • USB JTAG interface through Digilent module with micro-B USB connector
  • Clock sources:
    • SI5335A Quad clock generator
    • Si570 IIC programmable LVDS clock generator
    • Three SI5328 clock multiplier and jitter attenuators
    • SMA user clock connector pair (differential)
  • 52 GTY transceivers (13 Quads)
    • 5 Quads connected to Interlaken connector
    • 2 Quads connected to 2 BullsEye™ SMA connectors
    • 2 Quads connected to EXAMAX connector
    • 4 Quads connected to CPF4 connector
  • 52 GTH transceivers (13 Quads)
    • 8 Quads connected to HMC
    • 2 Quads connected to FMC HPC0 connector DP
    • 2 Quads connected to FMC HPC1 connector DP
    • 1 Quad connected to PCIe® cable connector
  • Ethernet PHY SGMII interface with RJ-45 connector
  • Dual USB-to-UART bridge with micro-B USB connector
  • Status LEDs
  • User I/O (pushbuttons, DIP switch, LEDs)
  • Pmod header
  • Two VITA 47.1 FMC HPC connectors
  • Configuration options:
    • Quad-SPI flash memory
    • USB JTAG configuration port (Digilent module)
    • Platform cable 2mm 2x7 shrouded header J3 JTAG configuration port
  • Zynq® XC7Z010 based system controller
  • Micro secure digital (SD) connector

Videos

Block Diagram

Block Diagram - Xilinx Virtex® UltraScale™ FPGA VCU110 Development Kit